Home
last modified time | relevance | path

Searched refs:SRBM_SOFT_RESET (Results 1 – 25 of 27) sorted by relevance

12

/linux-6.6.21/drivers/gpu/drm/amd/amdgpu/
Dsi_ih.c254 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
257 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
258 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
263 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
264 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
Dvce_v3_0.c653 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
654 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
658 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
659 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
Dvce_v4_0.c750 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
751 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
755 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
756 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
Dsdma_v3_0.c1270 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_pre_soft_reset()
1271 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_pre_soft_reset()
1289 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_post_soft_reset()
1290 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_post_soft_reset()
Diceland_ih.c378 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
Dcz_ih.c384 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
Dgmc_v6_0.c988 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v6_0_soft_reset()
994 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v6_0_soft_reset()
Dtonga_ih.c396 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_check_soft_reset()
Dvce_v2_0.c541 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1); in vce_v2_0_soft_reset()
Dgmc_v7_0.c1184 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset()
1190 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
Duvd_v6_0.c757 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0); in uvd_v6_0_start()
1171 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in uvd_v6_0_check_soft_reset()
Dgmc_v8_0.c1306 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_check_soft_reset()
1312 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_check_soft_reset()
Dsid.h343 #define SRBM_SOFT_RESET 0x398 macro
Dgfx_v8_0.c4948 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
4966 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in gfx_v8_0_check_soft_reset()
4974 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
4977 SRBM_SOFT_RESET, SOFT_RESET_SEM, 1); in gfx_v8_0_check_soft_reset()
Duvd_v7_0.c1495 SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
/linux-6.6.21/drivers/gpu/drm/radeon/
Dcik_sdma.c276 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop()
277 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
279 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop()
280 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
Dni.c1921 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1924 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1925 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1930 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1931 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
Dr600.c1798 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1801 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1802 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1807 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1808 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1869 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset()
1871 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset()
3536 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop()
3537 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop()
3539 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop()
[all …]
Duvd_v1_0.c291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
Devergreen.c3989 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3992 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3993 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3998 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3999 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
Dsi.c3964 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3967 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3968 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3973 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3974 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
Dcikd.h465 #define SRBM_SOFT_RESET 0xE60 macro
Dcik.c5023 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5026 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5027 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5032 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5033 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()

12