Searched refs:QORIQ_CLK_PLATFORM_PLL (Results 1 – 13 of 13) sorted by relevance
247 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL277 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL288 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL299 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL310 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL321 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL332 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL343 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL354 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL379 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL277 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL359 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL370 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL382 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL393 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL402 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
283 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL367 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL375 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL383 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL391 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL399 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL401 <&clockgen QORIQ_CLK_PLATFORM_PLL409 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL411 <&clockgen QORIQ_CLK_PLATFORM_PLL419 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
275 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL339 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL348 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL357 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL423 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL434 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL445 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL456 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL470 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL472 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
394 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL420 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL422 <&clockgen QORIQ_CLK_PLATFORM_PLL522 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL536 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL550 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL565 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL578 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL591 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL601 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
304 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL306 <&clockgen QORIQ_CLK_PLATFORM_PLL423 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL499 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL512 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL526 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL538 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL550 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL560 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL569 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
685 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL742 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL755 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL767 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL779 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL791 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL804 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL816 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL828 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL841 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
125 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
76 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,77 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
59 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
1423 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()