Searched refs:PP_PCIE_DPM_MASK (Results 1 – 11 of 11) sorted by relevance
206 PP_PCIE_DPM_MASK = 0x4, enumerator
103 if (!(hwmgr->feature_mask & PP_PCIE_DPM_MASK)) in vega20_set_default_registry_data()173 data->registry_data.pcie_dpm_key_disabled = !(hwmgr->feature_mask & PP_PCIE_DPM_MASK); in vega20_set_default_registry_data()
135 data->registry_data.pcie_dpm_key_disabled = !(hwmgr->feature_mask & PP_PCIE_DPM_MASK); in vega12_set_default_registry_data()
1826 data->pcie_dpm_key_disabled = !(hwmgr->feature_mask & PP_PCIE_DPM_MASK); in smu7_init_dpm_defaults()
126 hwmgr->feature_mask & PP_PCIE_DPM_MASK ? false : true; in vega10_set_default_registry_data()
2438 if (!(smu->adev->pm.pp_feature & PP_PCIE_DPM_MASK)) { in smu_v13_0_update_pcie_parameters()
287 if (adev->pm.pp_feature & PP_PCIE_DPM_MASK) in smu_v13_0_7_get_allowed_feature_mask()
326 if (!(adev->pm.pp_feature & PP_PCIE_DPM_MASK)) { in smu_v13_0_0_get_allowed_feature_mask()
321 if (adev->pm.pp_feature & PP_PCIE_DPM_MASK) in sienna_cichlid_get_allowed_feature_mask()2111 if (!(smu->adev->pm.pp_feature & PP_PCIE_DPM_MASK)) { in sienna_cichlid_update_pcie_parameters()
313 if (adev->pm.pp_feature & PP_PCIE_DPM_MASK) in navi10_get_allowed_feature_mask()
2101 adev->pm.pp_feature &= ~PP_PCIE_DPM_MASK; in amdgpu_device_ip_early_init()