Home
last modified time | relevance | path

Searched refs:PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT (Results 1 – 12 of 12) sorted by relevance

/linux-6.6.21/drivers/gpu/drm/amd/include/asic_reg/dce/
Ddce_10_0_sh_mask.h4072 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT 0xd macro
Ddce_11_0_sh_mask.h4186 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT 0xd macro
Ddce_11_2_sh_mask.h4630 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT 0xd macro
Ddce_12_0_sh_mask.h10571 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
/linux-6.6.21/drivers/gpu/drm/amd/include/asic_reg/dcn/
Ddcn_2_0_3_sh_mask.h20070 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_3_0_3_sh_mask.h21873 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_2_1_0_sh_mask.h43982 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_3_0_1_sh_mask.h36716 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_1_0_sh_mask.h41183 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_3_0_2_sh_mask.h43257 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_2_0_0_sh_mask.h49529 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro
Ddcn_3_0_0_sh_mask.h49891 #define PHY_AUX_CNTL__AUXSLAVE_CLK_PD_EN__SHIFT macro