Home
last modified time | relevance | path

Searched refs:MDP_SSPP_TOP0_INTR (Results 1 – 18 of 18) sorted by relevance

/linux-6.6.21/drivers/gpu/drm/msm/disp/dpu1/catalog/
Ddpu_8_0_sc8280xp.h223 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
231 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
239 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
247 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
329 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
330 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
339 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
340 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
349 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
350 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
Ddpu_3_0_msm8998.h188 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
189 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
195 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
196 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
202 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
203 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
209 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
210 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 15),
245 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
246 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
[all …]
Ddpu_4_0_sdm845.h212 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
213 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
219 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
220 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
226 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
227 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
233 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
234 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 15),
261 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
262 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
[all …]
Ddpu_7_2_sc7280.h133 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
141 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
149 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
157 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
183 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
195 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
196 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
205 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
206 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
215 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22),
[all …]
Ddpu_5_1_sc8180x.h221 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
229 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
237 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
245 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
315 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
316 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
325 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
326 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
335 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
336 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
Ddpu_6_0_sm8250.h221 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
229 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
237 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
245 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
307 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
308 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
317 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
318 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
327 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
328 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
Ddpu_7_0_sm8350.h221 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
229 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
237 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
245 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
319 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
331 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
332 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
341 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
342 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
351 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
[all …]
Ddpu_8_1_sm8450.h224 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
232 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
240 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
248 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
341 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
353 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
354 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
363 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
364 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
373 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
[all …]
Ddpu_5_0_sm8150.h222 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
230 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
238 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
246 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
308 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
309 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
318 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
319 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
328 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
329 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
Ddpu_9_0_sm8550.h238 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
246 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
254 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
262 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
352 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
353 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
362 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
363 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
372 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
373 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
Ddpu_6_2_sc7180.h122 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
130 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
143 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
144 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
153 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
154 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
170 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
Ddpu_5_4_sm6125.h131 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
139 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
152 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
153 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
162 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
163 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
Ddpu_6_4_sm6350.h130 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
138 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
159 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
160 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
169 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
170 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
Ddpu_6_5_qcm2290.h84 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
97 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
98 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
Ddpu_6_3_sm6115.h85 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
98 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
99 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
Ddpu_6_9_sm6375.h87 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
108 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
109 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
/linux-6.6.21/drivers/gpu/drm/msm/disp/dpu1/
Ddpu_hw_interrupts.h17 MDP_SSPP_TOP0_INTR, enumerator
Ddpu_hw_interrupts.c57 [MDP_SSPP_TOP0_INTR] = {
128 [MDP_SSPP_TOP0_INTR] = {
484 intr->irq_mask = BIT(MDP_SSPP_TOP0_INTR) | in dpu_hw_intr_init()