Searched refs:DPMAIF_RXQ_NUM (Results 1 – 6 of 6) sorted by relevance
32 #define DPMAIF_RXQ_NUM 2 macro64 struct dpmaif_dl dl_que[DPMAIF_RXQ_NUM];75 dma_addr_t pkt_bat_base_addr[DPMAIF_RXQ_NUM];76 unsigned int pkt_bat_size_cnt[DPMAIF_RXQ_NUM];77 dma_addr_t frg_bat_base_addr[DPMAIF_RXQ_NUM];78 unsigned int frg_bat_size_cnt[DPMAIF_RXQ_NUM];79 dma_addr_t pit_base_addr[DPMAIF_RXQ_NUM];80 unsigned int pit_size_cnt[DPMAIF_RXQ_NUM];
178 struct dpmaif_rx_queue rxq[DPMAIF_RXQ_NUM];180 unsigned char rxq_int_mapping[DPMAIF_RXQ_NUM];181 struct dpmaif_isr_para isr_para[DPMAIF_RXQ_NUM];
177 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_isr_parameter_init()194 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_register_pcie_irq()226 for (rx_idx = 0; rx_idx < DPMAIF_RXQ_NUM; rx_idx++) { in t7xx_dpmaif_rxtx_sw_allocs()293 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_sw_release()313 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_start()426 for (qno = 0; qno < DPMAIF_RXQ_NUM; qno++) in t7xx_dpmaif_unmask_dlq_intr()441 for (que_cnt = 0; que_cnt < DPMAIF_RXQ_NUM; que_cnt++) { in t7xx_dpmaif_start_txrx_qs()
27 #define RXQ_NUM DPMAIF_RXQ_NUM
896 if (qno < 0 || qno > DPMAIF_RXQ_NUM - 1) { in t7xx_dpmaif_irq_rx_done()1115 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_rx_stop()1166 for (i = 0; i < DPMAIF_RXQ_NUM; i++) in t7xx_dpmaif_rx_clear()
779 for (i = 0; i < DPMAIF_RXQ_NUM; i++) in t7xx_dpmaif_config_all_dlq_hw()1128 for (i = 0; i < DPMAIF_RXQ_NUM; i++) { in t7xx_dpmaif_set_queue_property()