Home
last modified time | relevance | path

Searched refs:CP_RB1_WPTR__RB_WPTR__SHIFT (Results 1 – 13 of 13) sorted by relevance

/linux-6.6.21/drivers/gpu/drm/amd/include/asic_reg/gca/
Dgfx_6_0_sh_mask.h2767 #define CP_RB1_WPTR__RB_WPTR__SHIFT 0x00000000 macro
Dgfx_7_2_sh_mask.h1140 #define CP_RB1_WPTR__RB_WPTR__SHIFT 0x0 macro
Dgfx_8_0_sh_mask.h1456 #define CP_RB1_WPTR__RB_WPTR__SHIFT 0x0 macro
Dgfx_8_1_sh_mask.h1980 #define CP_RB1_WPTR__RB_WPTR__SHIFT 0x0 macro
/linux-6.6.21/drivers/gpu/drm/amd/include/asic_reg/gc/
Dgc_9_0_sh_mask.h10891 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_9_1_sh_mask.h12372 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_9_2_1_sh_mask.h12176 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_9_4_3_sh_mask.h13901 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_9_4_2_sh_mask.h2192 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_11_0_0_sh_mask.h15317 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_10_1_0_sh_mask.h17817 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_11_0_3_sh_mask.h17472 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro
Dgc_10_3_0_sh_mask.h16077 #define CP_RB1_WPTR__RB_WPTR__SHIFT macro