Home
last modified time | relevance | path

Searched refs:PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT (Results 1 – 10 of 10) sorted by relevance

/linux-6.1.9/drivers/gpu/drm/amd/include/asic_reg/bif/
Dbif_3_0_sh_mask.h6627 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT 0x0000000c macro
Dbif_4_1_sh_mask.h2154 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT 0xc macro
Dbif_5_0_sh_mask.h2740 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT 0xc macro
Dbif_5_1_sh_mask.h3108 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT 0xc macro
/linux-6.1.9/drivers/gpu/drm/amd/include/asic_reg/nbio/
Dnbio_7_4_sh_mask.h43576 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro
Dnbio_4_3_0_sh_mask.h32820 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro
Dnbio_2_3_sh_mask.h54931 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro
Dnbio_7_0_sh_mask.h74245 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro
Dnbio_6_1_sh_mask.h38872 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro
Dnbio_7_2_0_sh_mask.h100267 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_SOR__SHIFT macro