Lines Matching refs:TUL_NVRAM
281 outb(SE2CS | SE2DO, base + TUL_NVRAM); /* cs+start bit */ in initio_se2_instr()
283 outb(SE2CS | SE2CLK | SE2DO, base + TUL_NVRAM); /* +CLK */ in initio_se2_instr()
291 outb(b, base + TUL_NVRAM); in initio_se2_instr()
293 outb(b | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_instr()
297 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_instr()
311 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_ew_en()
325 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_ew_ds()
347 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_rd()
349 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_rd()
352 rb = inb(base + TUL_NVRAM); in initio_se2_rd()
358 outb(0, base + TUL_NVRAM); /* no chip select */ in initio_se2_rd()
382 outb(SE2CS | SE2DO, base + TUL_NVRAM); /* -CLK+dataBit 1 */ in initio_se2_wr()
384 outb(SE2CS, base + TUL_NVRAM); /* -CLK+dataBit 0 */ in initio_se2_wr()
386 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_wr()
390 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_wr()
392 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_wr()
395 outb(SE2CS, base + TUL_NVRAM); /* +CS */ in initio_se2_wr()
399 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_wr()
401 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_wr()
403 if ((rb = inb(base + TUL_NVRAM)) & SE2DI) in initio_se2_wr()
406 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_wr()