Lines Matching refs:raw_spin_lock_irqsave
45 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_direction()
61 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_input()
77 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_output()
96 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_value()
109 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_value()
243 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
381 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
396 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
413 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
427 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
443 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
473 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
488 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
607 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
645 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
664 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
730 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_get()
772 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_set()
882 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_init()
924 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_suspend()
954 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_resume()