Lines Matching refs:b32
35 ld b32 $r8 D[$r13 + 0x0] // GET
36 ld b32 $r9 D[$r13 + 0x4] // PUT
38 cmpu b32 $r8 $r9
47 shl b32 $r8 3
48 add b32 $r8 $r13
49 add b32 $r8 8
50 st b32 D[$r8 + 0x0] $r14
51 st b32 D[$r8 + 0x4] $r15
54 add b32 $r9 1
56 st b32 D[$r13 + 0x4] $r9
69 ld b32 $r8 D[$r13 + 0x0] // GET
70 ld b32 $r9 D[$r13 + 0x4] // PUT
71 cmpu b32 $r8 $r9
75 shl b32 $r9 3
76 add b32 $r9 $r13
77 add b32 $r9 8
78 ld b32 $r14 D[$r9 + 0x0]
79 ld b32 $r15 D[$r9 + 0x4]
82 add b32 $r8 1
84 st b32 D[$r13 + 0x0] $r8
95 mov b32 $r12 $r14
114 mov b32 $r12 $r14
159 clear b32 $r9
161 ld b32 $r8 D[$r14]
162 shr b32 $r8 26
163 add b32 $r8 1
164 shl b32 $r8 2
165 add b32 $r9 $r8
166 add b32 $r14 4
167 cmpu b32 $r14 $r15
169 mov b32 $r15 $r9
186 clear b32 $r9
200 shl b32 $r11 16 // DIR
203 shl b32 $r14 17
216 ld b32 $r14 D[$r12]
219 add b32 $r12 4
220 cmpu b32 $r12 $r13
229 cmpu b32 $r11 0x10
236 shl b32 $r11 16 // DIR
302 clear b32 $r12
307 sub b32 $r12 $r0 1
319 shr b32 $r14 $r15 8
324 shr b32 $r10 6
325 add b32 $r10 1
326 add b32 $r14 $r10
327 add b32 $r8 4
328 sub b32 $r9 1
331 shl b32 $r14 8
332 sub b32 $r15 $r14 $r15