Lines Matching refs:id
42 u8 id; member
44 { .n = "ddrck", .p = "masterck_div", .id = 2 },
45 { .n = "lcdck", .p = "masterck_div", .id = 3 },
46 { .n = "smdck", .p = "smdclk", .id = 4 },
47 { .n = "uhpck", .p = "usbck", .id = 6 },
48 { .n = "udpck", .p = "usbck", .id = 7 },
49 { .n = "pck0", .p = "prog0", .id = 8 },
50 { .n = "pck1", .p = "prog1", .id = 9 },
51 { .n = "pck2", .p = "prog2", .id = 10 },
56 u8 id; member
58 { .n = "pioD_clk", .id = 5 },
59 { .n = "usart0_clk", .id = 6 },
60 { .n = "usart1_clk", .id = 7 },
61 { .n = "icm_clk", .id = 9 },
62 { .n = "aes_clk", .id = 12 },
63 { .n = "tdes_clk", .id = 14 },
64 { .n = "sha_clk", .id = 15 },
65 { .n = "matrix1_clk", .id = 17 },
66 { .n = "hsmc_clk", .id = 22 },
67 { .n = "pioA_clk", .id = 23 },
68 { .n = "pioB_clk", .id = 24 },
69 { .n = "pioC_clk", .id = 25 },
70 { .n = "pioE_clk", .id = 26 },
71 { .n = "uart0_clk", .id = 27 },
72 { .n = "uart1_clk", .id = 28 },
73 { .n = "usart2_clk", .id = 29 },
74 { .n = "usart3_clk", .id = 30 },
75 { .n = "usart4_clk", .id = 31 },
76 { .n = "twi0_clk", .id = 32 },
77 { .n = "twi1_clk", .id = 33 },
78 { .n = "twi2_clk", .id = 34 },
79 { .n = "mci0_clk", .id = 35 },
80 { .n = "mci1_clk", .id = 36 },
81 { .n = "spi0_clk", .id = 37 },
82 { .n = "spi1_clk", .id = 38 },
83 { .n = "spi2_clk", .id = 39 },
84 { .n = "tcb0_clk", .id = 40 },
85 { .n = "tcb1_clk", .id = 41 },
86 { .n = "tcb2_clk", .id = 42 },
87 { .n = "pwm_clk", .id = 43 },
88 { .n = "adc_clk", .id = 44 },
89 { .n = "dbgu_clk", .id = 45 },
90 { .n = "uhphs_clk", .id = 46 },
91 { .n = "udphs_clk", .id = 47 },
92 { .n = "ssc0_clk", .id = 48 },
93 { .n = "ssc1_clk", .id = 49 },
94 { .n = "trng_clk", .id = 53 },
95 { .n = "macb0_clk", .id = 54 },
96 { .n = "macb1_clk", .id = 55 },
97 { .n = "fuse_clk", .id = 57 },
98 { .n = "securam_clk", .id = 59 },
99 { .n = "smd_clk", .id = 61 },
100 { .n = "twi3_clk", .id = 62 },
101 { .n = "catb_clk", .id = 63 },
106 u8 id; member
108 { .n = "dma0_clk", .id = 8 },
109 { .n = "cpkcc_clk", .id = 10 },
110 { .n = "aesb_clk", .id = 13 },
111 { .n = "mpddr_clk", .id = 16 },
112 { .n = "matrix0_clk", .id = 18 },
113 { .n = "vdec_clk", .id = 19 },
114 { .n = "dma1_clk", .id = 50 },
115 { .n = "lcdc_clk", .id = 51 },
116 { .n = "isi_clk", .id = 52 },
248 sama5d4_systemck[i].id); in sama5d4_pmc_setup()
252 sama5d4_pmc->shws[sama5d4_systemck[i].id] = hw; in sama5d4_pmc_setup()
260 sama5d4_periphck[i].id, in sama5d4_pmc_setup()
265 sama5d4_pmc->phws[sama5d4_periphck[i].id] = hw; in sama5d4_pmc_setup()
273 sama5d4_periph32ck[i].id, in sama5d4_pmc_setup()
278 sama5d4_pmc->phws[sama5d4_periph32ck[i].id] = hw; in sama5d4_pmc_setup()