Lines Matching refs:dst_lo
167 #define dst_lo dst[0] macro
260 emit_ia32_mov_r(dst_lo, src_lo, dstk, sstk, pprog); in emit_ia32_mov_r64()
277 emit_ia32_mov_i(dst_lo, val, dstk, pprog); in emit_ia32_mov_i64()
323 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_to_le_r64()
328 STACK_VAR(dst_lo)); in emit_ia32_to_le_r64()
357 STACK_VAR(dst_lo)); in emit_ia32_to_le_r64()
371 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_to_be_r64()
376 STACK_VAR(dst_lo)); in emit_ia32_to_be_r64()
423 STACK_VAR(dst_lo)); in emit_ia32_to_be_r64()
584 emit_ia32_alu_r(is64, false, op, dst_lo, src_lo, dstk, sstk, &prog); in emit_ia32_alu_r64()
688 emit_ia32_alu_i(is64, false, op, dst_lo, val, dstk, &prog); in emit_ia32_alu_i64()
702 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_neg64()
707 STACK_VAR(dst_lo)); in emit_ia32_neg64()
722 STACK_VAR(dst_lo)); in emit_ia32_neg64()
736 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_lsh_r64()
741 STACK_VAR(dst_lo)); in emit_ia32_lsh_r64()
774 STACK_VAR(dst_lo)); in emit_ia32_lsh_r64()
789 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_arsh_r64()
794 STACK_VAR(dst_lo)); in emit_ia32_arsh_r64()
827 STACK_VAR(dst_lo)); in emit_ia32_arsh_r64()
842 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_rsh_r64()
847 STACK_VAR(dst_lo)); in emit_ia32_rsh_r64()
880 STACK_VAR(dst_lo)); in emit_ia32_rsh_r64()
895 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_lsh_i64()
900 STACK_VAR(dst_lo)); in emit_ia32_lsh_i64()
929 STACK_VAR(dst_lo)); in emit_ia32_lsh_i64()
943 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_rsh_i64()
948 STACK_VAR(dst_lo)); in emit_ia32_rsh_i64()
978 STACK_VAR(dst_lo)); in emit_ia32_rsh_i64()
992 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in emit_ia32_arsh_i64()
997 STACK_VAR(dst_lo)); in emit_ia32_arsh_i64()
1027 STACK_VAR(dst_lo)); in emit_ia32_arsh_i64()
1062 STACK_VAR(dst_lo)); in emit_ia32_mul_r64()
1065 EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX)); in emit_ia32_mul_r64()
1080 STACK_VAR(dst_lo)); in emit_ia32_mul_r64()
1083 EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX)); in emit_ia32_mul_r64()
1098 STACK_VAR(dst_lo)); in emit_ia32_mul_r64()
1104 EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EAX)); in emit_ia32_mul_r64()
1136 EMIT3(0xF7, add_1reg(0x60, IA32_EBP), STACK_VAR(dst_lo)); in emit_ia32_mul_i64()
1139 EMIT2(0xF7, add_1reg(0xE0, dst_lo)); in emit_ia32_mul_i64()
1147 EMIT3(0xF7, add_1reg(0x60, IA32_EBP), STACK_VAR(dst_lo)); in emit_ia32_mul_i64()
1150 EMIT2(0xF7, add_1reg(0xE0, dst_lo)); in emit_ia32_mul_i64()
1158 STACK_VAR(dst_lo)); in emit_ia32_mul_i64()
1164 EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EAX)); in emit_ia32_mul_i64()
1755 emit_ia32_mul_r(dst_lo, src_lo, dstk, in do_jit()
1762 emit_ia32_mul_r(dst_lo, IA32_ECX, dstk, in do_jit()
1775 emit_ia32_shift_r(BPF_OP(code), dst_lo, src_lo, in do_jit()
1782 emit_ia32_shift_r(BPF_OP(code), dst_lo, in do_jit()
1798 emit_ia32_div_mod_r(BPF_OP(code), dst_lo, in do_jit()
1805 emit_ia32_div_mod_r(BPF_OP(code), dst_lo, in do_jit()
1826 emit_ia32_shift_r(BPF_OP(code), dst_lo, IA32_ECX, dstk, in do_jit()
1864 dst_lo, 0, dstk, &prog); in do_jit()
1899 emit_ia32_mov_i(dst_lo, lo, dstk, &prog); in do_jit()
1919 STACK_VAR(dst_lo)); in do_jit()
1922 EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX)); in do_jit()
1959 STACK_VAR(dst_lo)); in do_jit()
1962 EMIT2(0x8B, add_2reg(0xC0, dst_lo, IA32_EAX)); in do_jit()
2045 STACK_VAR(dst_lo)); in do_jit()
2048 EMIT2(0x89, add_2reg(0xC0, dst_lo, IA32_EDX)); in do_jit()
2162 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in do_jit()
2169 STACK_VAR(dst_lo)); in do_jit()
2200 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in do_jit()
2207 STACK_VAR(dst_lo)); in do_jit()
2240 STACK_VAR(dst_lo)); in do_jit()
2248 EMIT2(0x89, add_2reg(0xC0, dreg_lo, dst_lo)); in do_jit()
2285 STACK_VAR(dst_lo)); in do_jit()
2293 EMIT2(0x89, add_2reg(0xC0, dreg_lo, dst_lo)); in do_jit()
2333 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in do_jit()
2341 STACK_VAR(dst_lo)); in do_jit()
2380 u8 dreg_lo = dstk ? IA32_EAX : dst_lo; in do_jit()
2388 STACK_VAR(dst_lo)); in do_jit()