Lines Matching defs:txdma_regs
239 struct txdma_regs { /* Location: */ struct
240 u32 csr; /* 0x1000 */
241 u32 pr_base_hi; /* 0x1004 */
242 u32 pr_base_lo; /* 0x1008 */
243 u32 pr_num_des; /* 0x100C */
244 u32 txq_wr_addr; /* 0x1010 */
245 u32 txq_wr_addr_ext; /* 0x1014 */
246 u32 txq_rd_addr; /* 0x1018 */
247 u32 dma_wb_base_hi; /* 0x101C */
248 u32 dma_wb_base_lo; /* 0x1020 */
249 u32 service_request; /* 0x1024 */
250 u32 service_complete; /* 0x1028 */
251 u32 cache_rd_index; /* 0x102C */
252 u32 cache_wr_index; /* 0x1030 */
253 u32 tx_dma_error; /* 0x1034 */
254 u32 desc_abort_cnt; /* 0x1038 */
255 u32 payload_abort_cnt; /* 0x103c */
256 u32 writeback_abort_cnt; /* 0x1040 */
257 u32 desc_timeout_cnt; /* 0x1044 */
258 u32 payload_timeout_cnt; /* 0x1048 */
259 u32 writeback_timeout_cnt; /* 0x104c */
260 u32 desc_error_cnt; /* 0x1050 */
261 u32 payload_error_cnt; /* 0x1054 */
262 u32 writeback_error_cnt; /* 0x1058 */
263 u32 dropped_tlp_cnt; /* 0x105c */
264 u32 new_service_complete; /* 0x1060 */
265 u32 ethernet_packet_cnt; /* 0x1064 */