Lines Matching refs:MXS_CLR
24 #define MXS_CLR 0x8 macro
111 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
120 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
122 writel(pin_mask, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_set_irq_type()
139 writel(bit, pin_addr + MXS_CLR); in mxs_flip_edge()
208 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
210 ct->regs.disable = PINCTRL_PIN2IRQ(port) + MXS_CLR; in mxs_gpio_init_gc()
220 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
222 ct->regs.disable = PINCTRL_IRQEN(port) + MXS_CLR; in mxs_gpio_init_gc()
299 writel(~0U, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_probe()
326 port->base + PINCTRL_DOUT(port) + MXS_CLR, in mxs_gpio_probe()