Lines Matching refs:cvmx_read_csr
179 pescx_cfg_rd.u64 = cvmx_read_csr(CVMX_PESCX_CFG_RD(pcie_port)); in cvmx_pcie_cfgx_read()
186 pemx_cfg_rd.u64 = cvmx_read_csr(CVMX_PEMX_CFG_RD(pcie_port)); in cvmx_pcie_cfgx_read()
436 npei_ctl_status2.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_STATUS2); in __cvmx_pcie_rc_initialize_config_space()
456 prt_cfg.u64 = cvmx_read_csr(CVMX_DPI_SLI_PRTX_CFG(pcie_port)); in __cvmx_pcie_rc_initialize_config_space()
463 sli_s2m_portx_ctl.u64 = cvmx_read_csr(CVMX_PEXP_SLI_S2M_PORTX_CTL(pcie_port)); in __cvmx_pcie_rc_initialize_config_space()
594 pescx_ctl_status.u64 = cvmx_read_csr(CVMX_PESCX_CTL_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_link_gen1()
622 pescx_ctl_status.u64 = cvmx_read_csr(CVMX_PESCX_CTL_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_link_gen1()
645 cvmx_write_csr(CVMX_PEXP_NPEI_INT_SUM, cvmx_read_csr(CVMX_PEXP_NPEI_INT_SUM)); in __cvmx_pcie_rc_initialize_link_gen1()
712 npei_ctl_status.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_STATUS); in __cvmx_pcie_rc_initialize_gen1()
723 npei_dbg_data.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_DBG_DATA); in __cvmx_pcie_rc_initialize_gen1()
757 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen1()
768 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen1()
774 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen1()
777 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen1()
788 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen1()
790 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen1()
807 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen1()
811 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen1()
830 pescx_ctl_status2.u64 = cvmx_read_csr(CVMX_PESCX_CTL_STATUS2(pcie_port)); in __cvmx_pcie_rc_initialize_gen1()
848 pescx_ctl_status2.u64 = cvmx_read_csr(CVMX_PESCX_CTL_STATUS2(pcie_port)); in __cvmx_pcie_rc_initialize_gen1()
859 pescx_bist_status2.u64 = cvmx_read_csr(CVMX_PESCX_BIST_STATUS2(pcie_port)); in __cvmx_pcie_rc_initialize_gen1()
867 pescx_bist_status.u64 = cvmx_read_csr(CVMX_PESCX_BIST_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_gen1()
883 npei_mem_access_ctl.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_MEM_ACCESS_CTL); in __cvmx_pcie_rc_initialize_gen1()
966 npei_ctl_port.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_PORT1); in __cvmx_pcie_rc_initialize_gen1()
977 npei_ctl_port.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_PORT0); in __cvmx_pcie_rc_initialize_gen1()
1030 cvmx_read_csr(CVMX_PEXP_NPEI_DBG_SELECT); in __cvmx_pcie_rc_initialize_gen1()
1032 dbg_data.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_DBG_DATA); in __cvmx_pcie_rc_initialize_gen1()
1036 dbg_data.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_DBG_DATA); in __cvmx_pcie_rc_initialize_gen1()
1045 cvmx_read_csr(CVMX_PEXP_NPEI_DBG_SELECT); in __cvmx_pcie_rc_initialize_gen1()
1046 dbg_data.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_DBG_DATA); in __cvmx_pcie_rc_initialize_gen1()
1097 pem_ctl_status.u64 = cvmx_read_csr(CVMX_PEMX_CTL_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_link_gen2()
1173 qlmx_cfg.u64 = cvmx_read_csr(CVMX_MIO_QLMX_CFG(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1203 sriox_status_reg.u64 = cvmx_read_csr(CVMX_SRIOX_STATUS_REG(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1231 mio_rst_ctl.u64 = cvmx_read_csr(CVMX_MIO_RST_CTLX(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1241 ciu_qlm.u64 = cvmx_read_csr(CVMX_CIU_QLM1); in __cvmx_pcie_rc_initialize_gen2()
1248 ciu_qlm.u64 = cvmx_read_csr(CVMX_CIU_QLM0); in __cvmx_pcie_rc_initialize_gen2()
1257 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen2()
1259 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen2()
1276 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST1); in __cvmx_pcie_rc_initialize_gen2()
1280 ciu_soft_prst.u64 = cvmx_read_csr(CVMX_CIU_SOFT_PRST); in __cvmx_pcie_rc_initialize_gen2()
1299 pemx_bist_status.u64 = cvmx_read_csr(CVMX_PEMX_BIST_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1302 pemx_bist_status2.u64 = cvmx_read_csr(CVMX_PEMX_BIST_STATUS2(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1335 sli_mem_access_ctl.u64 = cvmx_read_csr(CVMX_PEXP_SLI_MEM_ACCESS_CTL); in __cvmx_pcie_rc_initialize_gen2()
1392 pemx_bar_ctl.u64 = cvmx_read_csr(CVMX_PEMX_BAR_CTL(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1398 sli_ctl_portx.u64 = cvmx_read_csr(CVMX_PEXP_SLI_CTL_PORTX(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1424 pemx_ctl_status.u64 = cvmx_read_csr(CVMX_PEMX_CTL_STATUS(pcie_port)); in __cvmx_pcie_rc_initialize_gen2()
1506 pemx_ctl.u64 = cvmx_read_csr(CVMX_PEMX_CTL_STATUS(1)); in set_cfg_read_retry()
1517 pemx_ctl.u64 = cvmx_read_csr(CVMX_PEMX_CTL_STATUS(1)); in disable_cfg_read_retry()
1527 pemx_int_sum.u64 = cvmx_read_csr(CVMX_PEMX_INT_SUM(1)); in is_cfg_retry()
1906 npei_ctl_status.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_STATUS); in octeon_pcie_setup()
1911 mio_rst_ctl.u64 = cvmx_read_csr(CVMX_MIO_RST_CTLX(0)); in octeon_pcie_setup()
1921 sriox_status_reg.u64 = cvmx_read_csr(CVMX_SRIOX_STATUS_REG(0)); in octeon_pcie_setup()
1979 dbg_data.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_DBG_DATA); in octeon_pcie_setup()
1985 mio_rst_ctl.u64 = cvmx_read_csr(CVMX_MIO_RST_CTLX(1)); in octeon_pcie_setup()
1994 sriox_status_reg.u64 = cvmx_read_csr(CVMX_SRIOX_STATUS_REG(1)); in octeon_pcie_setup()
2068 sli_ctl_portx.u64 = cvmx_read_csr(CVMX_PEXP_SLI_CTL_PORTX(port)); in octeon_pcie_setup()
2075 sli_ctl_portx.u64 = cvmx_read_csr(CVMX_PEXP_SLI_CTL_PORTX(!port)); in octeon_pcie_setup()