Lines Matching refs:RZA1_PINMUX
132 pinmux = <RZA1_PINMUX(1, 6, 1)>, /* RIIC3SCL */
133 <RZA1_PINMUX(1, 7, 1)>; /* RIIC3SDA */
137 pinmux = <RZA1_PINMUX(1, 9, 3)>, /* IRQ3 */
138 <RZA1_PINMUX(1, 8, 3)>, /* IRQ2 */
139 <RZA1_PINMUX(1, 11, 3)>; /* IRQ5 */
144 pinmux = <RZA1_PINMUX(3, 0, 6)>, /* TxD2 */
145 <RZA1_PINMUX(3, 2, 4)>; /* RxD2 */
151 pinmux = <RZA1_PINMUX(1, 14, 4)>, /* ET_COL */
152 <RZA1_PINMUX(5, 9, 2)>, /* ET_MDC */
153 <RZA1_PINMUX(3, 3, 2)>, /* ET_MDIO */
154 <RZA1_PINMUX(3, 4, 2)>, /* ET_RXCLK */
155 <RZA1_PINMUX(3, 5, 2)>, /* ET_RXER */
156 <RZA1_PINMUX(3, 6, 2)>, /* ET_RXDV */
157 <RZA1_PINMUX(2, 0, 2)>, /* ET_TXCLK */
158 <RZA1_PINMUX(2, 1, 2)>, /* ET_TXER */
159 <RZA1_PINMUX(2, 2, 2)>, /* ET_TXEN */
160 <RZA1_PINMUX(2, 3, 2)>, /* ET_CRS */
161 <RZA1_PINMUX(2, 4, 2)>, /* ET_TXD0 */
162 <RZA1_PINMUX(2, 5, 2)>, /* ET_TXD1 */
163 <RZA1_PINMUX(2, 6, 2)>, /* ET_TXD2 */
164 <RZA1_PINMUX(2, 7, 2)>, /* ET_TXD3 */
165 <RZA1_PINMUX(2, 8, 2)>, /* ET_RXD0 */
166 <RZA1_PINMUX(2, 9, 2)>, /* ET_RXD1 */
167 <RZA1_PINMUX(2, 10, 2)>, /* ET_RXD2 */
168 <RZA1_PINMUX(2, 11, 2)>; /* ET_RXD3 */
173 pinmux = <RZA1_PINMUX(3, 8, 7)>, /* SD_CD_1 */
174 <RZA1_PINMUX(3, 9, 7)>, /* SD_WP_1 */
175 <RZA1_PINMUX(3, 10, 7)>, /* SD_D1_1 */
176 <RZA1_PINMUX(3, 11, 7)>, /* SD_D0_1 */
177 <RZA1_PINMUX(3, 12, 7)>, /* SD_CLK_1 */
178 <RZA1_PINMUX(3, 13, 7)>, /* SD_CMD_1 */
179 <RZA1_PINMUX(3, 14, 7)>, /* SD_D3_1 */
180 <RZA1_PINMUX(3, 15, 7)>; /* SD_D2_1 */