Lines Matching refs:IXP4XX_GPIO_IRQ
154 int i, port = (irq == IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N)); in hss_dcd_irq()
167 irq = IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N); in hss_open()
169 irq = IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N); in hss_open()
190 free_irq(port ? IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N) : in hss_close()
191 IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N), pdev); in hss_close()
423 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N), IRQ_TYPE_EDGE_BOTH); in gmlr_init()
424 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N), IRQ_TYPE_EDGE_BOTH); in gmlr_init()
444 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHA), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
445 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHB), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
446 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_NEC), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
447 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_MPCI), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
468 case SLOT_ETHA: return IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHA); in gmlr_map_irq()
469 case SLOT_ETHB: return IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHB); in gmlr_map_irq()
470 case SLOT_NEC: return IXP4XX_GPIO_IRQ(GPIO_IRQ_NEC); in gmlr_map_irq()
471 default: return IXP4XX_GPIO_IRQ(GPIO_IRQ_MPCI); in gmlr_map_irq()